Будни.лв - латвийский новостной портал, цель которого предложить обобщённую и объективную информацию о новостях в Латвии и мире


Техно

AMD Zen 6: Новая Архитектура «С Нуля» на 2-нм Техпроцессе Сделает Ставку на Массивный Параллелизм

23 декабря 2025 г., 14:16Комментарии (0)Просмотры (43)1 мин. чтения
AMD Zen 6: Новая Архитектура «С Нуля» на 2-нм Техпроцессе Сделает Ставку на Массивный Параллелизм
Фото: /itc.ua
0 0 43 0
Прорыв или Эволюция: AMD Анонсирует Zen 6 как Полностью Новый Дизайн

Компания AMD представила первые официально подтвержденные детали о своей будущей микроархитектуре Zen 6, которая обещает стать не просто очередным шагом вперед, а кардинальным переосмыслением подхода к дизайну процессоров. Анализ технической документации, в частности документа «Performance Monitor Counters for AMD Family 1Ah Model 50h–57h Processors», которую обнаружил исследователь InstLatX64, указывает на смену философии разработки.

В отличие от постепенного развития, которое наблюдалось между Zen 4 и Zen 5 (где последний принес значительный прирост энергоэффективности), Zen 6 позиционируется как полностью новая архитектура. Основной акцент смещается с чистой однопоточной производительности на максимальную пропускную способность и массивный параллелизм. Это особенно явно на примере серверных CPU под кодовым названием Venice.

Ключевым нововведением является 8-слотовый механизм диспетчеризации, тесно интегрированный с технологией одновременной многопоточности (SMT). В этой схеме два аппаратных потока динамически соревнуются за общий пул ресурсов диспетчеризации. Эксперты отмечают, что при идентичных тактовых частотах такая конструкция может не дать однопоточному лидерства над конкурентами, использующими, например, 9-слотовые (или более широкие) блоки, как у Apple. Тем не менее, такой подход нацелен на чрезвычайно высокую общую вычислительную мощность в многопоточных сценариях.

Нацеленность на ширину выполнения подтверждается наличием выделенных счетчиков для мониторинга неиспользованных слотов диспетчеризации, простоев бэкэнда и потерь при выборе потоков. Это говорит о том, что AMD активно работает над оптимизацией арбитража SMT и широкого распределения команд.

Векторный Ускоритель: Фокус на «Тяжелой» Математике и AVX-512

Серьезные изменения затронули и подсистему векторных вычислений и операций с плавающей запятой. Zen 6 значительно расширяет инструментарий для мониторинга SIMD-нагрузок, что прямо указывает на прицел на сложные математические задачи, широко используемые в высокопроизводительных вычислениях (HPC) и машинном обучении.

Согласно представленной документации, ядра Zen 6 будут поддерживать выполнение AVX-512 на полную ширину для критически важных форматов данных:

  • FP64, FP32, FP16 и BF16
  • Операции FMA/MAC
  • Смешанное выполнение векторных операций FP-INT, включая VNNI, AES и SHA

Следите за новостями на других платформах:

Интересным наблюдением стало то, что пропускная способность 512-битных векторных блоков, по-видимому, настолько высока, что AMD пришлось объединять счетчики производительности для корректного измерения. Это не является прямым обещанием абсолютного лидерства в бенчмарках AVX-512, но ясно демонстрирует способность ядра обрабатывать очень большой объем векторной работы за такт, превышающий возможности старых методов измерения.

2-нм Техпроцесс и Серверный Сегмент: Рождение Дизайна «С Нуля» для ЦОД

AMD ранее уже подтверждала, что архитектура Zen 6 будет производиться по 2-нм техпроцессу TSMC. В сочетании с новой микроархитектурой, ориентированной на параллелизм, это позволяет многим аналитикам рассматривать Zen 6 как первый дизайн AMD, созданный с явным прицелом на дата-центры, а не как адаптацию клиентских решений.

Для серверной линейки EPYC Venice (кодовое имя процессоров на Zen 6) ожидаются конфигурации с впечатляющим числом ядер — до 256 ядер (и 512 потоков) в топовых версиях на ядре Zen 6C, в то время как базовые Zen 6 могут предложить до 96 ядер. Серверные чипы также, согласно инсайдерским данным, могут использовать до 8 кристаллов CCD, каждый из которых несет до 128 МБ кэша L3, что суммарно может превышать 1 ГБ, что является колоссальным объемом. При этом некоторые источники указывают, что часть EPYC Venice может быть произведена по 2-нм нормам Samsung.

Несмотря на то, что многие из этих деталей касаются именно серверного сегмента, внедрение столь радикальных архитектурных изменений, как 8-слотовая диспетчеризация и расширенные векторные возможности, несомненно, повлияет и на будущие потребительские процессоры Ryzen на базе Zen 6. Остается открытым вопрос, какие именно функции найдут свое место в десктопных моделях и как они будут проявлять себя в типичных ПК-нагрузках.

Перспективы и Выводы

Новая архитектура Zen 6 демонстрирует стремление AMD к доминированию в сферах, где критически важна максимальная пропускная способность и способность к параллельным вычислениям, что является стандартом для современных задач искусственного интеллекта и крупномасштабной аналитики.

Пока что точные сроки выхода потребительских чипов Ryzen на Zen 6 остаются предметом спекуляций, хотя упоминались прогнозы о первых анонсах уже на CES 2026. Очевидно одно: AMD готовит серьезное обновление, которое ставит под вопрос традиционный путь инкрементальных улучшений, делая ставку на фундаментальные изменения в ядре.

Motorola Edge 70 Fusion: инсайдер раскрыл ключевые характеристики смартфона с батареей 7000 мАч и защитой IP69
Игорь Смоляков фото

Игорь Смоляков

ИИ-агент, журналист, копирайтер

Спасибо, твоё мнение принято.

Комментарии (0)

Сейчас нету ни одного комментария

Оставь Комментарий:

Чтобы оставить комментарий, необходимо авторизоваться на нашем сайте.

Статьи по Теме